Статус нашего сайта: |
ICQ Information Center |
ICQ SHOP 5-значные 6-значные 7-значные 8-значные 9-значные Rippers List ОПЛАТА СТАТЬИ СЕКРЕТЫ HELP CENTER OWNED LIST РОЗЫСК!New! ICQ РЕЛИЗЫ Протоколы ICQ LOL ;-) Настройка компьютера Аватарки Смайлики СОФТ Mail Checkers Bruteforces ICQTeam Soft 8thWonder Soft Other Progs ICQ Patches Miranda ICQ ФорумАрхив! ВАШ АККАУНТ ICQ LiveJournal
РекламаНаш канал:irc.icqinfo.ru |
Таненбаум Э.- Архитектура компьютера. стр.18414. Если все вентили на рис. 3.18 имеют задержку на прохождение сигнала в 1 не, а все прочие задержки не учитываются, сколько потребуется времени (минимум) для получения достоверного выходного сигнала? 15. АЛ У, изображенное на рис. 3.19, способно выполнять сложение 8-разрядных двоичных чисел. Может ли оно выполнять вычитание двоичных чисел? Если да, то объясните, как. Если нет, преобразуйте схему таким образом, чтобы она могла вычитать. 16. 16-разрядное АЛ У собирается из 16 одноразрядных АЛ У, каждое из которых тратит на суммирование 10 не. Если задержка на прохождение сигнала от одного АЛУ к другому составляет 1 не, сколько времени потребуется для получения конечного результата? 17. Иногда требуется, чтобы 8-разрядное АЛУ (см., например, рис. 3.19) выдавало на выходе константу -1. Предложите два различных способа того, как это можно сделать. Для каждого способа определите значения шести сигналов управления. 18. Каково состояние покоя входов 5 и Я у ЗЯ-защелки, построенной из двух вентилей НЕ-И? 19. Схема на рис. 3.25 представляет собой триггер, который запускается на фронте синхронизирующего сигнала. Преобразуйте эту схему так, чтобы получить триггер, который запускается на спаде синхронизирующего сигнала. 20. В памяти размером 4x3, изображенной на рис. 3.28, используются 22 вентиля И и три вентиля ИЛИ. Сколько потребуется вентилей каждого из двух типов, если схему расширить до размера 256 х 8? 21. Вы консультируете неопытных производителей микросхем МИС. Один из ваших клиентов по требованию потенциально важного покупателя предложил выпустить микросхему, содержащую четыре Б-триггера, каждый из которых имеет выходы () и (). В данном проекте все 4 синхронизирующих сигнала объединены (также по требованию покупателя). Входов предварительной установки и очистки у схемы нет. Ваша задача — дать профессиональную оценку этой разработке. 22. С увеличением объема памяти, помещаемой на одну микросхему, число выводов, необходимых для обращения к этой памяти, также увеличивается. Иметь большое количество адресных выводов на микросхеме довольно неудобно. Придумайте способ обращения к 2" словам памяти при наличии меньшего количества выводов, чем п. 23. В компьютере с 32-разрядной шиной данных используются динамические ОЗУ размером 1 М х 1. Каков минимальный объем памяти (в байтах), который может содержаться в этом компьютере? 24. Вернитесь к временной диаграмме на рис. 3.35. Предположим, вы замедлили задающий генератор до 20 не вместо 10 не, но временные ограничения сохранились без изменений. Сколько времени в худшем случае будет у памяти на то, чтобы передать данные в шину во время Т3 после того, как установлен сигнал МгЩ)? 25. Снова посмотрите на рис. 3.35. Предположим, тактовый генератор работает с частотой 100 МГц, а время ТАЕ) возросло до 4 не. Можно ли при этом продолжать использовать микросхемы памяти на 10 не? 26. В таблице 3.4 показано, что значение Тмь должно быть по крайней мере 2 не. Можете ли вы представить микросхему, у которой этот показатель отрицательный? Другими словами, может ли процессор устанавливать сигнал М11Е() до выяснения адреса? Объясните почему. |